首页 | 本学科首页   官方微博 | 高级检索  
     

基于FPGA的5B6B编译码器的设计与测试
作者单位:;1.山东理工大学计算机科学与技术学院;2.中国移动德州分公司;3.山东理工大学电气与电子工程学院
摘    要:为避免简单的二电平码对数字光纤通信系统传输的影响,设计适用于数字光纤通信系统的5B6B编译码器,实现对简单二电平码进行码型变换,保证传输的透明性。该设计利用码字数字和(WDS)进行编码码字的选择,采用正、负两种模式交替的方法,在保证平均误码增值系数最小的基础上,以6种码变换规则中的一种为例完成设计。该设计采用FPGA设计流程,运用Verilog HDL语言完成5B6B编译码器各个模块的设计,并在Quartus Ⅱ软件上进行仿真测试。仿真结果表明:该设计功能正确,可根据需要实现不同码表中相应5B与6B码之间的转换,实现简单,应用灵活,并能减少数字码流中连"0"或连"1"的数目,减小基线漂移。

关 键 词:光纤通信  5B6B编译码器  FPGA  Quartus Ⅱ  模式交替  仿真测试

The design and test of 5B6B encoder/decoder based on FPGA
Abstract:
Keywords:
本文献已被 CNKI 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号