首页 | 本学科首页   官方微博 | 高级检索  
     

优化VLSI缓冲器功耗的设计模型研究
引用本文:王小力. 优化VLSI缓冲器功耗的设计模型研究[J]. 微电子学, 2000, 30(4): 213-216
作者姓名:王小力
作者单位:西安交通大学理学院,超大规模集成电路设计研究所,陕西,西安,710049
摘    要:对优化超大规模集成(VLSI)缓立足点顺的功耗进行了研究,夺于驱动较大负载,在满足缓冲器延迟限度范围内实现系统功耗的最小化,是提高VLSI缓立足点顺性能的关键问题之一,文章发展了关于缓冲器信号延迟、功耗功间的关系,并给出了基于最小延 基础上缓立足点顺功耗的优化设计模型和方法。经SPICE模拟验证,该模型苛有效地降低系统功耗和提高系统工作性能,文章贪赃划合理和可行的。

关 键 词:VLSI 缓冲器 功耗 设计模型
文章编号:1004-3365(2000)04-0213-04
修稿时间:1999-11-29

The Optimal Design of VLSI Buffers For High-Speed/Low-Power
WANG Xiao-li. The Optimal Design of VLSI Buffers For High-Speed/Low-Power[J]. Microelectronics, 2000, 30(4): 213-216
Authors:WANG Xiao-li
Abstract:Optimal design of VLSI buffers is investigated,which is to achieve desired circuit speed with minimal power consumptions. An analytical relationship among signal delay,power consumption,chip area of the buffer and interconnection load for VLSI systems has been derived. An optimal design technique for high-speed,low power buffers is described. SPICE simulation shows that power consumption of the system can be reduced effectively,and the system performance can be improved by using the optimized buffers.
Keywords:VLSI   Buffer   Delay   Power consumption
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号