首页 | 本学科首页   官方微博 | 高级检索  
     

全数字接收机中一种低功耗插值滤波器结构及其VLSI实现
引用本文:邓军,杨银堂. 全数字接收机中一种低功耗插值滤波器结构及其VLSI实现[J]. 西安电子科技大学学报(自然科学版), 2010, 37(2): 320-325. DOI: 10.3969/j.issn.1001-2400.2010.02.025
作者姓名:邓军  杨银堂
作者单位:邓军(西安电子科技大学,电子工程学院,陕西,西安,710071;西安电子科技大学,微电子学院,陕西,西安,710071);杨银堂(西安电子科技大学,微电子学院,陕西,西安,710071) 
基金项目:国家自然科学基金,陕西省科学技术研究发展计划资助项目 
摘    要:插值滤波器的设计是全数字接收机中码元同步算法的关键技术.本文主要探求一种适合于VLSI实现的插值滤波器结构,在拉格朗日立方插值滤波器的Farrow结构基础上,融入了流水线技术和并行处理技术以提高滤波器运算速率.对改进后的结构与原结构进行复杂度对比、运算速率对比和功耗对比,并在FPGA上实现.仿真与实现结果表明,该结构有着更快的运行速度、更低的功耗.

关 键 词:全数字接收机  插值滤波器  Farrow结构
收稿时间:2009-08-18

Structure of the low-power interpolation filter and its VLSI implementation for all-digital receiver
DENG Jun,,YANG Yin-tang. Structure of the low-power interpolation filter and its VLSI implementation for all-digital receiver[J]. Journal of Xidian University, 2010, 37(2): 320-325. DOI: 10.3969/j.issn.1001-2400.2010.02.025
Authors:DENG Jun    YANG Yin-tang
Affiliation:(1. School of Electronic Engineering, Xidian Univ., Xi'an  710071, China;2. School of Microelectronic, Xidian Univ., Xi'an  710071, China)
Abstract:The interpolation filter is the key technology for realizing bit synchronization in all-digital receiver.This paper introduces the structure of the interpolation filter,which is suitable for VLSI.A new structure based on the Farrow structure of Lagrange is proposed,which can be used to improve the operational rate of the filter by pipelining and Parallel processing technology.A comparison in operational rate,hardware complexity and the energy consumption between improved structure and original structure is ...
Keywords:VLSI  all digital receiver  VLSI  interpolation filter  Farrow structure
本文献已被 CNKI 万方数据 等数据库收录!
点击此处可从《西安电子科技大学学报(自然科学版)》浏览原始摘要信息
点击此处可从《西安电子科技大学学报(自然科学版)》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号