首页 | 本学科首页   官方微博 | 高级检索  
     

基于SRAM高速灵敏放大器的分析与设计
引用本文:姚建楠, 季科夫, 吴金, 黄晶生, 刘凡,.基于SRAM高速灵敏放大器的分析与设计[J].电子器件,2005,28(3):651-654.
作者姓名:姚建楠  季科夫  吴金  黄晶生  刘凡  
作者单位:东南大学无锡分校,南京,210096;东南大学无锡分校,南京,210096;东南大学无锡分校,南京,210096;东南大学无锡分校,南京,210096;东南大学无锡分校,南京,210096
摘    要:在SOC系统级芯片中,存储器占有很重要的地位。随着电路频率的提高,存储器的读写操作速度也要求相应的加快。SRAM中的灵敏放大器通过检测位线上的微小变化并放大到较大的信号摆幅以减少延时,降低功耗。本文提出了一种两级串联结构的SRAM高性能灵敏放大器的设计方法,降低了对信号的反应时间,提高了抗干扰能力,适应高频电路的读写操作。

关 键 词:SOC  存储器  SRAM  灵敏放大器
文章编号:1005-9490(2005)03-0651-04
收稿时间:2005-05-24
修稿时间:2005-05-24

Analysis and Design of High Speed Sensible Amplifier for SRAM
YAO Jian-nan,JI Ke-fu,WU Jin,HUANG Jing-sheng,LIU Fan.Analysis and Design of High Speed Sensible Amplifier for SRAM[J].Journal of Electron Devices,2005,28(3):651-654.
Authors:YAO Jian-nan  JI Ke-fu  WU Jin  HUANG Jing-sheng  LIU Fan
Affiliation:Wuxi Branch of Southeast University; Nanjing 210096; China
Abstract:With steep increase of the frequency circuit, the speed of memory read/write operation in SOC system needs to improve correspondingly. The amplifier reduces delay time and power dissipation by detecting small transitions on the bit line and amplifying them to large signal swings. This paper proposes a method for the design of sensible high performance amplifier, which improves the noise immunity and response time, adapting to the high frequency read/write operation in SRAM.
Keywords:SOC  SRAM
本文献已被 CNKI 维普 万方数据 等数据库收录!
点击此处可从《电子器件》浏览原始摘要信息
点击此处可从《电子器件》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号