首页 | 本学科首页   官方微博 | 高级检索  
     

一款高性能时钟驱动器电路的设计
引用本文:欧阳雪.一款高性能时钟驱动器电路的设计[J].电子与封装,2015(2).
作者姓名:欧阳雪
作者单位:中国电子科技集团公司第58研究所,江苏无锡,214035
摘    要:时钟器件芯片可以实现通信网定时同步、时钟产生、时钟恢复和抖动滤除、频率合成和转换、时钟分发和驱动等功能。在系统设计中,选用好的时钟驱动芯片,可以省去系统时钟树设计,既节省空间,又提高系统性能。介绍一款高性能时钟驱动器的集成电路设计方法,主要性能要求有:低传播延时、低输出偏斜、低输出抖动、抗电磁干扰能力、抗ESD能力,一一详述了达到各项要求的设计。

关 键 词:时钟驱动器  低输出偏斜  PCI-X兼容

Design of a High-performance Clock Buffer
OUYANG Xue.Design of a High-performance Clock Buffer[J].Electronics & Packaging,2015(2).
Authors:OUYANG Xue
Abstract:
Keywords:clock buffer  low output skew  PCI-X compliant
本文献已被 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号