首页 | 本学科首页   官方微博 | 高级检索  
     

12位50M Sample/sCMOS流水线A/D转换器
引用本文:范俊玲,权海洋.12位50M Sample/sCMOS流水线A/D转换器[J].微机发展,2005,15(12):122-125.
作者姓名:范俊玲  权海洋
作者单位:西安微电子技术研究所,陕西西安710054
摘    要:介绍了一种十级12位50M Sample/sCMOS流水线A/D转换器的设计。该设计方案采用了全差分采样/保持电路和折叠式共源共栅运算放大器,保证了处理模拟信号的精度与速度。自举MOS开关和双差分动态比较器的使用,提高了电路的精度与速度,每级电路基本一致.简化了电路设计。

关 键 词:A/D转换器  流水线结构  采样/保持  自举MOS开关  双差分动态比较器
文章编号:1005-3751(2005)12-0122-03
修稿时间:2005年3月20日

Design of a 12-b 50M Sample/s CMOS Pipeline A/D Converter
FAN Jun-ling,QUAN Hai-yang.Design of a 12-b 50M Sample/s CMOS Pipeline A/D Converter[J].Microcomputer Development,2005,15(12):122-125.
Authors:FAN Jun-ling  QUAN Hai-yang
Abstract:Describes a ten-stage 12-bit 50-M sample/s CMOS pipeline analog-to-digital converter(ADC).The sample and hold circuit and the folded cascode amplifier are used in the proposed scheme to realize high resolution and high speed.The usage of bootstrapped MOS switch and double differential dynamic comparator improve the resolution and speed of circuit greatly.The structure of every stage is almost identical,which reducing the difficulty in the design of the circuit.
Keywords:A/D converter  pipeline structure  sample and hold  bootstrapped MOS switch  double differential dynamic comparator  
本文献已被 CNKI 维普 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号