时钟模块自动修调电路设计 |
| |
引用本文: | 孟博,颜河,管金凤. 时钟模块自动修调电路设计[J]. 电子技术应用, 2019, 45(5) |
| |
作者姓名: | 孟博 颜河 管金凤 |
| |
作者单位: | 北京智芯微电子科技有限公司国家电网公司重点实验室电力芯片设计分析实验室,北京100192;北京智芯微电子科技有限公司北京市电力高可靠性集成电路设计工程技术研究中心,北京100192;北京智芯微电子科技有限公司国家电网公司重点实验室电力芯片设计分析实验室,北京100192;北京智芯微电子科技有限公司北京市电力高可靠性集成电路设计工程技术研究中心,北京100192;北京智芯微电子科技有限公司国家电网公司重点实验室电力芯片设计分析实验室,北京100192;北京智芯微电子科技有限公司北京市电力高可靠性集成电路设计工程技术研究中心,北京100192 |
| |
摘 要: | 由于实际生产过程中的工艺偏差,时钟模块输出的实际频率和设计频率相差比较大,因此在测试阶段,需要对输出频率不在目标范围内的时钟模块进行修调。基于二分法相对遍历法具有快速收敛的特点,设计自动修调电路并分析了异步脉冲同步带来的修调误差。自动修调电路通过ATE(Automatic Test Equipment)提供的慢速脉冲对时钟模块输出的时钟计数,用二分法自动改变trim值,从而达到快速修调的目的,节省了测试时间。
|
关 键 词: | 自动修调 二分法 测试时间 |
Design of auto trim circuit for clock generation module |
| |
Abstract: | |
| |
Keywords: | |
本文献已被 万方数据 等数据库收录! |
|