首页 | 本学科首页   官方微博 | 高级检索  
     

10 bit 40 MS/s流水线模数转换器的研制
引用本文:陈利杰,周玉梅,卫宝跃.10 bit 40 MS/s流水线模数转换器的研制[J].半导体技术,2010,35(7):727-731.
作者姓名:陈利杰  周玉梅  卫宝跃
作者单位:中国科学院微电子研究所,北京,100029;内蒙古科技大学科技中心,内蒙古包头,014010;中国科学院微电子研究所,北京,100029
基金项目:国家自然科学基金资助项目 
摘    要:设计了一种10 bit 40 MS/s流水线模数转换器.通过采用自举开关和增益提升的套筒式共源共栅运放,保证了采样保持电路和级电路的性能.该模数转换器采用TSMC 0.35 p.m CMOS3.3 V工艺流片验证,芯片核心面积为5.6 jmm2.测试结果表明,该模数转换器在采样率为40 MHz输入频率为280 kHz时,获得54.5 dB的信噪比和60.2 dB的动态范围;在采样率为46 MHz输入频率为12.6 MHz时,获得52.1 dB的信噪比和60.6 dB的动态范围.

关 键 词:流水线模数转换  采样保持电路  运算放大器  自举开关

Research and Development of 10 bit 40 MS/s Pipelined A/D Converters
Chen Lijie,Zhou Yumei,Wei Baoyue.Research and Development of 10 bit 40 MS/s Pipelined A/D Converters[J].Semiconductor Technology,2010,35(7):727-731.
Authors:Chen Lijie  Zhou Yumei  Wei Baoyue
Affiliation:Chen Lijie1,2,Zhou Yumei1,Wei Baoyue1(1.Institute of Microelectronics,Chinese Academy of Sciences,Beijing 100029,China,2.Science Center,Inner Mongolia University of Science and Technology,Baotou 014010,China)
Abstract:
Keywords:pipelined A/D converter  sample/hold circuit  amplifier  bootstrap switch  
本文献已被 CNKI 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号