高分辨率视频图像处理中SDRAM控制器的设计 |
| |
引用本文: | 陈文明,刘波,章小兵,朱标,赵小珍.高分辨率视频图像处理中SDRAM控制器的设计[J].现代电子技术,2013(12). |
| |
作者姓名: | 陈文明 刘波 章小兵 朱标 赵小珍 |
| |
作者单位: | 中航华东光电有限公司,安徽 芜湖,241001 |
| |
摘 要: | 本文介绍了一种基于FPGA的用于高分辨率视频图像处理的SDRAM控制器的设计方法。通过设置SDRAM的工作状态,使其工作在猝发模式。在视频时序信号控制下,用多行连续的SDRAM存储空间,存取视频数据。并在数据接口部分增加FIFO,缓存一行视频,在像素时钟控制下,实现视频数据实时的存储和读取。通过改变相关参数,能对所有VESA分辨率视频流进行操作。具有通用性强、系统复杂度低、可靠性高、可扩展等特点。在某型号的机载大屏显示器系统中,用该SDRAM控制器实现了图像的翻转等功能,也验证了该控制器的实用性。
|
关 键 词: | 高分辨率视频图像处理 高速缓存 SDRAM控制器 FPGA |
本文献已被 万方数据 等数据库收录! |
|