首页 | 本学科首页   官方微博 | 高级检索  
     

基于CPLD的CCD驱动时序电路设计
引用本文:张熠,丁辉.基于CPLD的CCD驱动时序电路设计[J].现代电子技术,2007,30(24):169-170,176.
作者姓名:张熠  丁辉
作者单位:1. 台州学院,浙江,台州,317000
2. 长安大学,信息工程学院,陕西,西安,710064
摘    要:为了克服早期电荷耦合器件CCD驱动电路体积大、设计周期长、调试困难等缺点,提出利用复杂可编程逻辑器件CPLD,结合硬件描述语言VHDL,实现线阵CCD的驱动时序电路设计。通过在Max PlusⅡ平台下对驱动时序仿真,并进行实际测量,结果表明该设计方案实现了对CCD器件的时序驱动。

关 键 词:复杂可编程逻辑器件  电荷耦合器件驱动  时序仿真
文章编号:1004-373X(2007)24-169-02
收稿时间:2007-06-15
修稿时间:2007年6月15日

Design of the Time Sequence Driving Circuit for CCD Based on CPLD
ZHANG Yi,DING Hui.Design of the Time Sequence Driving Circuit for CCD Based on CPLD[J].Modern Electronic Technique,2007,30(24):169-170,176.
Authors:ZHANG Yi  DING Hui
Abstract:
Keywords:VHDL
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号