首页 | 本学科首页   官方微博 | 高级检索  
     

一种无毛刺DLL型90°移相器设计
引用本文:梁承托,梁利平,王志君.一种无毛刺DLL型90°移相器设计[J].哈尔滨工业大学学报,2019,51(10):68-75.
作者姓名:梁承托  梁利平  王志君
作者单位:中国科学院微电子研究所,北京100029;中国科学院大学,北京100049;中国科学院微电子研究所,北京,100029
基金项目:国家自然科学基金(61471354)
摘    要:延时锁相环(delay look loop,DLL)型90°移相器广泛应用于双倍数据率同步动态存储器(double data rate synchronous dynamic random access memory,DDR SDRAM)中对时钟信号进行90°相移,实现数据双沿采样,以提高数据传输速率.数控延时线是DLL型90°移相器的重要组成部分.为解决传统数控延时线在延时调节过程中产生毛刺的问题,分析了传统数控延时线产生毛刺的原因,并提出一种结合锁存器和时钟门控单元的无毛刺数控延时线.引入锁存器和时钟门控使该无毛刺数控延时线的数字控制信号有序进行状态切换,达到抑制毛刺产生的目的.另外,将提出的无毛刺数控延时线应用于DLL型90°移相器中,成功消除了90°相移时钟的毛刺.设计采用SMIC 65 nm工艺来实现,供电电压为1.2 V,版图面积为0.018 mm~2,用HSPICE进行仿真,结果表明:该移相器的工作频率范围为217 MHz~1 GHz,工作在1 GHz时,功耗为2.8 mW;供电电压添加100 MHz 30 mV正弦波噪声时,90°相移时钟的抖动峰峰值和均方根值分别为17.77 ps和5.16 ps.而且,移相器在进行工艺、电压、温度(process-voltage-temperature,PVT)跟随调节过程中,输出的90°相移时钟可有效避免毛刺问题.

关 键 词:无毛刺  数控延时线  双倍数据率  延时锁相环  移相器
收稿时间:2018/8/19 0:00:00
本文献已被 CNKI 万方数据 等数据库收录!
点击此处可从《哈尔滨工业大学学报》浏览原始摘要信息
点击此处可从《哈尔滨工业大学学报》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号