首页 | 本学科首页   官方微博 | 高级检索  
     

逻辑内建自测移相器的设计与优化
引用本文:梁骏,胡海波,张明. 逻辑内建自测移相器的设计与优化[J]. 电路与系统学报, 2004, 9(4): 103-106,137
作者姓名:梁骏  胡海波  张明
作者单位:浙江大学 信电系,浙江,杭州,310027
摘    要:逻辑内建自测(Logic BIST)测试结构是今后系统芯片(SOC)设计中芯片测试的发展方向。由于LFSR(线性反馈移位寄存器)生成的伪随机序列的高相关性导致故障覆盖率达不到要求,采用移相器可以降低随机序列的空间相关性,提高Logic BIST的故障覆盖率。本文分析了移相器的数学理论并提出了移相器设计与优化算法。该算法可以得到最小时延与面积代价下的高效移相器。

关 键 词:LFSR BIST 移相器 SOC DFT(可测性设计)
文章编号:1007-0249(2004)04-0103-05

Design of Phase Shifter for Logic BIST
LIANG Jun,HU Hai-bo,ZHANG Ming. Design of Phase Shifter for Logic BIST[J]. Journal of Circuits and Systems, 2004, 9(4): 103-106,137
Authors:LIANG Jun  HU Hai-bo  ZHANG Ming
Abstract:Logic Build In Self Test (BIST) will be widely used as an efficient Design For Test (DFT) tool in system on chip(SOC) technology. The high correlation of pseudo-random sequences produced by Linear Feedback Shift Register (LFSR) affects test coverage. Implementing phase shifter can reduce the correlation, which will improve test coverage of BIST. This paper introduces the mathematical theory of phase shifter and develops a new algorithm for design phase shifters with minimum cost of delay and speed.
Keywords:LFSR  BIST  PHASE SHIFTER  SOC  DFT  
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号