首页 | 本学科首页   官方微博 | 高级检索  
     

基于FPGA的高速海量FIFO的设计
引用本文:刘少华,陈明义.基于FPGA的高速海量FIFO的设计[J].信息技术,2009,33(9):95-97.
作者姓名:刘少华  陈明义
作者单位:中南大学,长沙,410083
摘    要:为了解决视频信号的大量存储及视频延时问题,研究了一种以DDR2 SDRAM为存储体的高速海量FIFO设计方法.该方法通过采用FPGA对DDR2 SDRAM进行控制,以状态机来描述其各种时序操作,来完成DDR2 SDRAM的命令和数据的接口,从而实现数据的正确有序的存取.另外,流水式处理的方式,也保证了输入输出数据的连续性.经过最终硬件的成型和下栽调试,验证了该方法的可行性和可靠性.该系统已经成功应用于视频的延时处理.

关 键 词:流水式

Design of high speed and great capacity FIFO based on FPGA
LIU Shao-hua,CHEN Ming-yi.Design of high speed and great capacity FIFO based on FPGA[J].Information Technology,2009,33(9):95-97.
Authors:LIU Shao-hua  CHEN Ming-yi
Abstract:
Keywords:FIFO  FPGA  DDR2  SDRAM
本文献已被 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号