基于40nm CMOS工艺的DAC IP核物理与时序建模 |
| |
引用本文: | 王东,陈岚,柳臻朝,冯燕.基于40nm CMOS工艺的DAC IP核物理与时序建模[J].微电子学与计算机,2015(2):56-59,64. |
| |
作者姓名: | 王东 陈岚 柳臻朝 冯燕 |
| |
作者单位: | 中国科学院微电子研究所 |
| |
摘 要: | 基于40nm CMOS工艺,分析了DAC模块转化为IP核时所需生成的必要信息,概述了DAC IP核可复用模型的主要特点。对DAC IP核的物理与时序信息进行建模,得到了DAC IP核的物理模型和时序模型,组成了DAC IP核的数据文件交付项。提取得到的IP核模型保护了IP核的设计信息,可满足布局布线、时序分析等基本应用要求.
|
关 键 词: | DAC IP核 物理模型 时序模型 |
本文献已被 CNKI 等数据库收录! |
|