首页 | 本学科首页   官方微博 | 高级检索  
     

图像混合插值缩放IP核的VLSI设计
引用本文:葛晨阳,郑南宁,任鹏举. 图像混合插值缩放IP核的VLSI设计[J]. 西安电子科技大学学报(自然科学版), 2010, 37(1): 158-162. DOI: 10.3969/j.issn.1001-2400.2010.01.028
作者姓名:葛晨阳  郑南宁  任鹏举
作者单位:(西安交通大学 人工智能与机器人研究所,陕西 西安710049)
基金项目:国家高技术研究发展计划(863)资助项目 
摘    要:为解决不同的输入视频源在固定分辨率的平板显示器件上无损显示问题,提出一种基于双线性和双三次混合插值的图像缩放算法及其硬件实现方法.基于混合插值算法,完成图像缩放IP核的VLSI设计.该IP核支持多种格式的输入源,无需外部存储器实现高精度的缩放功能,并作为嵌入式IP核在数字视频处理芯片DTV100B中进行功能验证正确.混合插值方法在保持图像细节和清晰度方面优于双线性插值,而在内部存储资源开支上不到双三次插值的1/2.

关 键 词:图像缩放  双线性  双三次  IP核  超大规模集成电路  
收稿时间:2008-10-08

VLSI design of the image scaling IP core with the mixed interpolation algorithm
GE Chen-yang,ZHENG Nan-ning,REN Peng-ju. VLSI design of the image scaling IP core with the mixed interpolation algorithm[J]. Journal of Xidian University, 2010, 37(1): 158-162. DOI: 10.3969/j.issn.1001-2400.2010.01.028
Authors:GE Chen-yang  ZHENG Nan-ning  REN Peng-ju
Affiliation:(Inst. of Artificial Intelligence and Robotics, Xi'an Jiaotong Univ., Xi'an  710049, China)
Abstract:In order to solve the problem of various input video sources displaying in flat panel display devices which have the fixed resolution without any distortion,an algorithm for image scaling based on mixed interpolation by bilinear and bicubic is proposed,and its corresponding hardware implementation is also presented.The image scaling IP core is designed by VLSI based on the mixed interpolation.The input video sources with various formats are supported by it,and the high-precision scaling function without ext...
Keywords:image scaling  bilinear  bicubic  IP core  VLSI
本文献已被 CNKI 万方数据 等数据库收录!
点击此处可从《西安电子科技大学学报(自然科学版)》浏览原始摘要信息
点击此处可从《西安电子科技大学学报(自然科学版)》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号