首页 | 本学科首页   官方微博 | 高级检索  
     

一种基于嵌入式ADC应用的运算放大器IP核
引用本文:陈珍海,郭良权. 一种基于嵌入式ADC应用的运算放大器IP核[J]. 微电子学, 2007, 37(4): 566-569
作者姓名:陈珍海  郭良权
作者单位:1. 江南大学,信息工程学院,江苏,无锡,214122
2. 中国电子科技集团公司,第五十八研究所,江苏,无锡,214035
摘    要:介绍了一种适用于嵌入式模拟/数字转换器(ADC)应用的全差分低功耗性能可调运算放大器IP核。该运放芯核采用TSMC 0.25μm标准数字CMOS工艺设计。基于BSIM3V3 Spice模型,采用Hspice在2.5V单电源电压下,分别对整个电路在几组不同的偏置条件下进行仿真,其中一组偏置在低频增益为74dB,相位裕度为60°,单位增益带宽为107MHz,摆率为210V/μs时,整个电路的静态功耗仅为1.75mW。

关 键 词:全差分运算放大器  模拟/数字转换器  模拟IP核
文章编号:1004-3365(2007)04-0566-04
修稿时间:2007-01-25

Design of Operational Amplifier IP Core for Embedded A/D Converters
CHEN Zhen-hai,GUO Liang-quan. Design of Operational Amplifier IP Core for Embedded A/D Converters[J]. Microelectronics, 2007, 37(4): 566-569
Authors:CHEN Zhen-hai  GUO Liang-quan
Affiliation:1. Dept. of Information Engineering, Southern Yangtze University, Wuxi, Jiangsu 214122; 2. The 58th Institute, China Electronics Technology Group Corp. , Wuxi , Jiangsu 214035, P. R. China
Abstract:
Keywords:CMOS
本文献已被 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号