首页 | 本学科首页   官方微博 | 高级检索  
     

跳频码发生器的设计
引用本文:姚晓亮,刘春河,杨林杰. 跳频码发生器的设计[J]. 国外电子测量技术, 2007, 26(6): 39-41
作者姓名:姚晓亮  刘春河  杨林杰
作者单位:山东大学威海分校,威海,264209
摘    要:系统以AT89S52单片机为控制核心,利用高速的FPGA(Cyclone)来发生DDS信号,并对跳频信号进行控制,完成对跳频码发生器的设计.跳频信号采用DDS滤波实现.系统跳频输出频率范围为10~15 MHz,单频输出时频率稳定度为1×10-5、频率精确度为1×10-6,最小频率间隔跳频为10 kHz,最大允许输入跳频点为50个,跳频速率高达100 000跳/秒.跳频点数和具体跳频点可由外界通过键盘输人给定.经测试,跳频速率较快,输出波形较好.

关 键 词:单片机  跳频码  FPGA  无源滤波  宽带功放  AGC

Design of FH codes producer
Yao Xiaoliang,Liu Chunhe,Yang Linjie. Design of FH codes producer[J]. Foreign Electronic Measurement Technology, 2007, 26(6): 39-41
Authors:Yao Xiaoliang  Liu Chunhe  Yang Linjie
Affiliation:Shandong University at Weihai Shandong,Weihai 264209
Abstract:
Keywords:singlechip  FH codes  FPGA  passive filter  wide band amplifier  AGC
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号