基于FPGA的配电网暂态实时仿真研究(二):系统架构与算例验证 |
| |
作者姓名: | 王成山 丁承第 李鹏 于浩 |
| |
作者单位: | 智能电网教育部重点实验室(天津大学); |
| |
基金项目: | 国家自然科学基金项目(51207100,51261130473);国家重点基础研究发展计划项目(973项目)(2009CB219700);高等学校博士学科点专项科研基金资助项目(20120032130008)~~ |
| |
摘 要: | 有源配电网暂态实时仿真需要较强的计算能力作为支持,因此提出基于现场可编程门阵列的有源配电网暂态实时仿真中系统级并行、模块级并行以及底层并行的多层级并行架构,并研究了各层级并行的实现方式。利用模块级并行以及底层并行的设计思想,使用Verilog HDL语言开发了基于浮点数运算的配电网暂态实时仿真系统。为验证该实时仿真系统的有效性,选取典型配电网络并以2?s的仿真步长进行了实时仿真测试,充分验证了所提配电网暂态实时仿真系统在仿真速度、仿真规模方面的优势,通过与Matlab/SimPowerSystems的计算结果进行比较,验证了该系统的仿真精度。
|
关 键 词: | 配电网 暂态实时仿真 现场可编程门阵列 系统架构 |
本文献已被 CNKI 等数据库收录! |
|