首页 | 本学科首页   官方微博 | 高级检索  
     

一种高性能CMOS LVDS接收电路的设计
引用本文:尤扬,陈岚. 一种高性能CMOS LVDS接收电路的设计[J]. 微电子学, 2007, 37(6): 899-902
作者姓名:尤扬  陈岚
作者单位:1. 中国科学院 计算技术研究所;中国科学院 计算机系统结构重点实验室,北京 100080;中国科学院研究生院,北京 100049
2. 中国科学院微电子研究所,北京,100029
基金项目:国家高技术研究发展计划(863计划)
摘    要:提出了一种符合IEEE Std 1596.3-1996[1]标准,适用于芯片间高速数据传输的低电压差分信号(LVDS)接收电路;有效地解决了传统电路结构在电源电压降至3.3 V或更低以后不能稳定工作在标准规定的整个输入共模电平范围内的问题,电路能在符合标准的0.05~2.35 V输入共模电平范围内稳定工作,传输速率可达1.6 Gb/s,平均功耗1.18 mW。设计基于HJTC(和舰科技)Logic 0.18μm 1.8 V/3.3 V CMOS工艺,使用3.3 V厚栅MOS管和1.8 V薄栅MOS管。

关 键 词:低电压差分信号  接收电路  差分信号
文章编号:1004-3365(2007)06-0899-04
收稿时间:2007-04-29
修稿时间:2007-07-02

A High-Performance CMOS LVDS Receiver
YOU Yang,CHEN Lan. A High-Performance CMOS LVDS Receiver[J]. Microelectronics, 2007, 37(6): 899-902
Authors:YOU Yang  CHEN Lan
Abstract:
Keywords:Low-voltage differential signaling(LVDS)  Receiver  Differential signal
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号