首页 | 本学科首页   官方微博 | 高级检索  
     

基于数字电路的二阶Σ-Δ调制微加速度计
引用本文:李洋,黎晓林,吴健,周晓峰,车录锋.基于数字电路的二阶Σ-Δ调制微加速度计[J].传感器与微系统,2015,34(1):91-93.
作者姓名:李洋  黎晓林  吴健  周晓峰  车录锋
作者单位:1. 中国科学院上海微系统与信息技术研究所传感技术联合国家重点实验室,上海200050;中国科学院大学,北京100039;2. 中国科学院上海微系统与信息技术研究所传感技术联合国家重点实验室,上海,200050
基金项目:国家自然科学基金资助项目,国家“863”计划资助项目
摘    要:为了简化模拟电路部分的设计,减少模拟电路的干扰,提出了一种基于数字电路的Σ-Δ调制微加速度计.在传统由纯模拟电路搭建的Σ-Δ接口电路基础上,将基于运算放大器的比例放大、微分、积分电路使用现场可编程门阵列(FPGA)进行实现.使用分立元件搭建了PCB板级电路,实现了采样频率为50 kHz的二阶Σ-Δ闭环调制接口电路.测试结果表明:该加速度计灵敏度为1.4 V/gn,系统基带内闭环噪声密度小于400 μgm/Hz1/2.

关 键 词:数字电路  微加速度计  Σ-Δ  现场可编程门阵列

2nd-order modulation micro-accelerometer based on digital circuit
LI Yang , LI Xiao-lin , WU Jian , ZHOU Xiao-feng , CHE Lu-feng.2nd-order modulation micro-accelerometer based on digital circuit[J].Transducer and Microsystem Technology,2015,34(1):91-93.
Authors:LI Yang  LI Xiao-lin  WU Jian  ZHOU Xiao-feng  CHE Lu-feng
Abstract:
Keywords:digital circuit  micro-accelerometer  Σ-Δ  FPGA
本文献已被 CNKI 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号