首页 | 本学科首页   官方微博 | 高级检索  
     

基于扇出源的同步时序电路故障并行故障模拟器
引用本文:刘蓬侠,曾芷德,李思昆. 基于扇出源的同步时序电路故障并行故障模拟器[J]. 计算机研究与发展, 2001, 38(8): 1010-1015
作者姓名:刘蓬侠  曾芷德  李思昆
作者单位:国防科学技术大学计算机学院
基金项目:国家自然科学基金项目资助 (6 9773 0 3 5 )
摘    要:从工程应用的角度出发 ,同步时序电路故障模拟采用单测试码故障并行的模拟结果更能反映实际情况 .因此 ,尽管已有的研究表明采用测试码并行的故障模拟器的速度更快 ,但研究快速的故障并行的同步时序电路故障模拟器仍然非常必要 .基于扇出源的同步时序电路故障并行故障模拟器结合了扩展的扇出源故障模拟方法和临界路径追踪算法 .对 ISCAS89部分电路的实验结果表明 ,该模拟器性能良好

关 键 词:故障并行  临界路径跟踪  扇出源  无扇出区域
修稿时间:2000-09-11

A FANOUT SOURCE BASED FAULT PARALLELISM FAULT SIMULATOR FOR SYNCHRONOUS SEQUENTIAL CIRCUITS
LIU Peng Xia,ZENG Zhi De,and LI Si Kun. A FANOUT SOURCE BASED FAULT PARALLELISM FAULT SIMULATOR FOR SYNCHRONOUS SEQUENTIAL CIRCUITS[J]. Journal of Computer Research and Development, 2001, 38(8): 1010-1015
Authors:LIU Peng Xia  ZENG Zhi De  and LI Si Kun
Abstract:Parallel fault based fault simulator accords better with the results of actual application in project. So it is necessary to develop a fast parallel fault based fault simulator. Presented and implemented in this paper is a fanout source based fault parallelism fault simulator for synchronous sequential circuits. It combines the extended fanout source fault simulation method and the critical path tracing algorithm. The experimental results on ISCAS89 show that the fault simulator has good performance.
Keywords:fault parallelism   critical path tracing   fanout source   fanout free region
本文献已被 CNKI 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号