首页 | 本学科首页   官方微博 | 高级检索  
     

多通道逐次逼近型10 bit 40 Ms/s模数转换器的设计
引用本文:殷勤, 戚韬, 吴光林, 吴建辉,. 多通道逐次逼近型10 bit 40 Ms/s模数转换器的设计[J]. 电子器件, 2006, 29(4): 1126-1130
作者姓名:殷勤   戚韬   吴光林   吴建辉  
作者单位:东南大学国家专用集成电路系统工程技术研究中心,南京,210096;东南大学国家专用集成电路系统工程技术研究中心,南京,210096;东南大学国家专用集成电路系统工程技术研究中心,南京,210096;东南大学国家专用集成电路系统工程技术研究中心,南京,210096
摘    要:设计了一个多通道逐次逼近型结构的10 bit 40 Ms/s模数转换器(ADC).由于采用时间交叉存取技术,提高了整个芯片的转换速度,同时通过运用比较器自校准和电容自校准结构,提高了整个电路的转换精度.本芯片采用Chart 0.25μm2.5 V工艺,版图面积为1.4 mm× 1.3 mm.40 MHz工作时,平均功耗为33.68 mW.输入频率19.9 MHz时,信号噪声失真比(SINAD)为59.653 3 dB,无杂散动态范围(SFDR)为74.864 6 dB.

关 键 词:模数转换器  逐次逼近  时间交叉存取  自校准比较器  电容校准
文章编号:1005-9490(2006)04-1126-05
收稿时间:2006-03-20
修稿时间:2006-03-20

Design of 10-bit 40 Ms/s Time-Interleaved Successive Approximation ADC
YIN Qin,QI Tao,WU Guang-lin,WU Jian-hui. Design of 10-bit 40 Ms/s Time-Interleaved Successive Approximation ADC[J]. Journal of Electron Devices, 2006, 29(4): 1126-1130
Authors:YIN Qin  QI Tao  WU Guang-lin  WU Jian-hui
Affiliation:National ASIC System Engineering Center; Southeast University; Nanjing 210096; China
Abstract:
Keywords:ADC   successive approximation   time-interleaved   self-calibrated comparator   capacitor calibration   analsg-to-digital
本文献已被 CNKI 万方数据 等数据库收录!
点击此处可从《电子器件》浏览原始摘要信息
点击此处可从《电子器件》下载免费的PDF全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号