首页 | 本学科首页   官方微博 | 高级检索  
     

单片机与FPGA/CPLD总线接口逻辑设计
引用本文:游志宇,董秀成,杜杨,张洪.单片机与FPGA/CPLD总线接口逻辑设计[J].微计算机信息,2008,24(29).
作者姓名:游志宇  董秀成  杜杨  张洪
摘    要:设计一种基于MCS-51单片机与FPGA/CPLD的总线接口逻辑,实现单片机与可编程逻辑器件数据与控制信息的可靠通信,使可编程逻辑器件与单片机相结合,优势互补,组成灵活的、软硬件都可现场编程的控制系统.在设计中采用VHDL语言,实现MCS-51单片机与FPGA/CPLD的总线接口逻辑设计.试验表明,该总线接口逻辑工作稳定、可靠,使MCS-51单片机与FPGA/CPLD能够完美结合.

关 键 词:单片机  可编程逻辑器件  总线  接口

Logic Design for Bus Interface of MCS-51 Micropr0Cessor and FPGA/CPLD
YOU Zhi-yu,DONG Xiu-cheng,DU Yang,ZHANG Hong.Logic Design for Bus Interface of MCS-51 Micropr0Cessor and FPGA/CPLD[J].Control & Automation,2008,24(29).
Authors:YOU Zhi-yu  DONG Xiu-cheng  DU Yang  ZHANG Hong
Abstract:
Keywords:FPGA/CPLD  VHDL
本文献已被 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号