首页 | 本学科首页   官方微博 | 高级检索  
     

基于CPLD/FPGA的雷达发射机脉冲工作比检测电路
引用本文:徐晓荣. 基于CPLD/FPGA的雷达发射机脉冲工作比检测电路[J]. 雷达科学与技术, 2006, 4(1): 61-64
作者姓名:徐晓荣
作者单位:华东电子工程研究所,安徽合肥,230031
摘    要:介绍了雷达发射机脉冲工作比检测的重要性,给出了利用Altera佘司的可编程逻辑器件实现发射机脉冲工作比检测的工作原理、设计思路、电路结构和仿真结果,并在此基础上进行了实验验证。结果表明,该检测电路实际可行。

关 键 词:雷达发射机  工作比检测  CPLD/FPGA  仿真
文章编号:1672-2337(2006)01-0061-04
收稿时间:2004-12-16
修稿时间:2005-01-28

Detection Circuit of Radar Transmitter's Pulse Duty Based on CPLD/FPGA
XU Xiao-rong. Detection Circuit of Radar Transmitter's Pulse Duty Based on CPLD/FPGA[J]. Radar Science and Technology, 2006, 4(1): 61-64
Authors:XU Xiao-rong
Abstract:This paper introduces the importance of detection of radar transmitter's pulse duty,and gives the operating principle,design,block diagram and simulation result of pulse duty detection circuit using Altera's programmable logic device.This technique can be used in radar transmitter protection.The experiment shows that the approach based on CPLD/FPGA has better performance.
Keywords:radar transmitter   detection of pulse duty  CPLD/FPGA  simulation
本文献已被 CNKI 维普 万方数据 等数据库收录!
点击此处可从《雷达科学与技术》浏览原始摘要信息
点击此处可从《雷达科学与技术》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号