基于FPGA的神经元相关性分析的设计与实现 |
| |
作者姓名: | 刘培龙 黄乐天 林凌鹏 |
| |
作者单位: | 电子科技大学通信与信息工程学院,四川成都,611731 |
| |
摘 要: | 利用Verilog HDL语言,Xilinx的ISE平台实现了神经元相关性分析的设计.首先对神经元相关性分析的理论和软件实现的方法进行了简单介绍,然后对相关性分析的主要模块进行了设计,最后用ModelSim进行了功能仿真和时序仿真,用ISE做了逻辑综合与实现以及性能分析.所选FPGA器件xc5vlx220-2ff1760逻辑资源消耗只占7%,最高时钟频率可以达到240Mhz左右.只需要48个时钟周期就可以实现两个神经元之间相关性的计算,也就是200ns.64通道的情况下需要0.4ms,而用软件实现的方法至少需要几秒的时间,这样可以对神经元之间的相关性进行实时性分析.
|
关 键 词: | 相关性分析 神经元 FPGA Verilog HDL |
本文献已被 CNKI 万方数据 等数据库收录! |
|