基于FPGA的数字频率计设计 |
| |
作者姓名: | 李慧丽 牟永敏 张志华 |
| |
作者单位: | 北京信息科技大学,北京,100101 |
| |
基金项目: | 北京市学科与研究生教育基金,北京信息科技大学基金项目 |
| |
摘 要: | 减少数字频率计的测量误差,提高测量精度是频率计设计的热点问题。文章中数字频率计采用了多周期同步测频法,从而保证了闸门信号与被测信号同步。克服了基于传统测频原理的频率计的测量精度随被测信号频率变化而变化的缺点,并消除对被测信号±1的测量误差,实现频率范围内的等精度测频方案。系统采用VHDL语言实现设计,有效提高了设计效率和系统的可靠性。
|
关 键 词: | FPGA 等精度 数字频率计 |
本文献已被 CNKI 万方数据 等数据库收录! |
|