首页 | 本学科首页   官方微博 | 高级检索  
     

基于ARM Cortex-M3的高速误码测试系统设计
引用本文:吴聪. 基于ARM Cortex-M3的高速误码测试系统设计[J]. 电视技术, 2013, 37(5)
作者姓名:吴聪
作者单位:1. 重庆邮电大学信号处理与片上系统实验室,重庆,400065
2. 上海欣诺通信技术有限公司,上海,201613
基金项目:信号与信息处理重庆市市级重点实验室建设项目(CSTC,2009CA2003)
摘    要:误码测试仪是评估通信信道的测试仪器.基于国内高速误码测试仪空缺、国外高速误码仪价格昂贵的现状,提出一种新的基于ARM Cortex-M3微处理器LM3S9B90和10 Gbit/s光收发器SI5040的简易、低廉的高速误码测试系统.经测试,该系统在保持成本低廉的同时还有较好的误码测试性能.

关 键 词:误码测试系统  ARM Cortex-M3  Si5040  LM3S9B90
收稿时间:2012-06-30
修稿时间:2012-08-15

The design of highspeed BERT system based on ARM Cortex-M3
wucong. The design of highspeed BERT system based on ARM Cortex-M3[J]. Ideo Engineering, 2013, 37(5)
Authors:wucong
Affiliation:Sino-Telecom Technology Co.,Ltd
Abstract:Bit error tester is the main equipment during performance testing communication system. Based on the current situation that domestic high speed bit error tester is scarce and foreign high speed bit error tester is quit expensive, present a new simple and cheap high speed bit error test system based on 10Gbps transceiver and ARM Cortex-M3 microprocessor LM3S9B90. According to the test ,the system keep a well error test performance along with low cost.
Keywords:
本文献已被 万方数据 等数据库收录!
点击此处可从《电视技术》浏览原始摘要信息
点击此处可从《电视技术》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号