首页 | 本学科首页   官方微博 | 高级检索  
     

Nios SoC系统中的BCH编解码IP核的设计
引用本文:苏勇,张剑峰,尹廷辉.Nios SoC系统中的BCH编解码IP核的设计[J].电子工程师,2007,33(5):18-20.
作者姓名:苏勇  张剑峰  尹廷辉
作者单位:解放军理工大学通信工程学院,江苏省南京市,210007
摘    要:在编码理论中,BCH码是一种得到深入研究的循环纠错码。SoC(片上系统)设计是电子设计的发展方向。BCH码的SoC实现方法和传统的多片实现方法相比,在工程上具有便捷、小型化及高速等特点。文中分析了使用SoC设计方法完成BCH编解码的设计思路;给出了BCH编码、Berleka-mp译码以及CPU接口的实现细节;同时给出了重要模块的仿真结果。

关 键 词:BCH  SoC  Berlekamp译码  伴随式
收稿时间:2006-10-20
修稿时间:2006-12-25

Design of BCH Code IP Core in Nios SoC System
SU Yong,ZHANG Jianfeng,YIN Tinghui.Design of BCH Code IP Core in Nios SoC System[J].Electronic Engineer,2007,33(5):18-20.
Authors:SU Yong  ZHANG Jianfeng  YIN Tinghui
Abstract:The BCH codes are the much studied codes within the study of coding theory and BCH codes are cyclic error-correcting codes.The system on chip(SoC) design is the development direction of the electrical design.Compared to the traditional realization method,the SoC realization method of the BCH codes is convenient,small scaled and high speed on the engineering.The paper analyzes the design idea of SoC design method;gives the realization detail of BCH encoding,Berlekamp decoding and CPU interface;gives the simulation result of important logic module.
Keywords:BCH  SoC  Berlekamp decoding  syndrome
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号