首页 | 本学科首页   官方微博 | 高级检索  
     

12×10Gb/s CMOS并行光接收机前置放大器阵列设计
引用本文:何子玮,王志功.12×10Gb/s CMOS并行光接收机前置放大器阵列设计[J].光通信技术,2009,33(8).
作者姓名:何子玮  王志功
作者单位:东南大学,射频与光电集成电路研究所,南京,210096
摘    要:采用SMIC 0.18 μm CMOS工艺,设计了一种12路并行、每路工作速率为10Gb/s的光接收机前置放大器阵列,应用于高速芯片间的光互连.整个电路通过1.8V电压供电,采用RGC结构和有源电感并联峰化技术,单路中频跨阻增益为47.1dBΩ,-3dB带宽为8.9GHz.芯片工作时总的传输速率为120Gb/s.

关 键 词:并行光接收机  CMOS工艺  前置放大器阵列  串扰抑制  跨阻放大器
本文献已被 CNKI 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号