首页 | 本学科首页   官方微博 | 高级检索  
     

基于差分逻辑的多值加法电路研究
引用本文:盛法生,王柏祥.基于差分逻辑的多值加法电路研究[J].杭州电子科技大学学报,2010,30(5):165-168.
作者姓名:盛法生  王柏祥
作者单位:[1]浙江财经学院计算机技术应用研究所; [2]浙江大学信息与电子工程学系
摘    要:该文提出了一种新的多值电流模电路高速运算系统的设计,电路用差分逻辑与双轨互补输入,使得信号电压摆幅小,电流恒定,从而使电路延迟减小。作为运算系统的一个应用,针对二进制符号数加法传统算法的不足,提出了基于差分逻辑多值电流模的基-2符号数加法器设计,实验结果表明与传统结构相比,该算法实现的电路速度更快、面积更小、动态功耗更少。

关 键 词:多值电流模  差分逻辑  二进制符号数

Study of a Multi-valued Addition Circuit Based on Differential Logic
SHENG Fa-sheng,WANG Bai-xiang.Study of a Multi-valued Addition Circuit Based on Differential Logic[J].Journal of Hangzhou Dianzi University,2010,30(5):165-168.
Authors:SHENG Fa-sheng  WANG Bai-xiang
Affiliation:SHENG Fs-sheng1,WANG Bai-xiang2(1.Institute of Computer Applied Technology,Zhejiang University of Finance & Economics,Hangzhou Zhejiang 310018,China;2.Department of Information & Electronic Engineering,Zhejiang University,Hangzhou Zhejiang 310027,China)
Abstract:该文提出了一种新的多值电流模电路高速运算系统的设计,电路用差分逻辑与双轨互补输入,使得信号电压摆幅小,电流恒定,从而使电路延迟减小。作为运算系统的一个应用,针对二进制符号数加法传统算法的不足,提出了基于差分逻辑多值电流模的基-2符号数加法器设计,实验结果表明与传统结构相比,该算法实现的电路速度更快、面积更小、动态功耗更少。
Keywords:multi-valued current-mode  differential logic  binary signed digit number
本文献已被 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号