首页 | 本学科首页   官方微博 | 高级检索  
     

钟控准静态能量回收逻辑电路
引用本文:戴宏宇,周润德.钟控准静态能量回收逻辑电路[J].半导体学报,2003,24(4):421-426.
作者姓名:戴宏宇  周润德
作者单位:清华大学微电子学研究所 北京100084 (戴宏宇),清华大学微电子学研究所 北京100084(周润德)
基金项目:国家自然科学基金资助项目 (批准号 :5 9995 5 5 0 -1)~~
摘    要:钟控准静态能量回收逻辑 (clocked quasi- static energy recovery logic,CQSERL)只在输入信号导致输出状态发生变化的情况下才对电路节点充电 (或者回收 ) ,不需要在每个功率时钟周期循环充电和回收操作 ;CQSERL是单端输入输出逻辑 ,减小了电路实现代价 .设计了 4位 QSERL 串行进位加法器 (RCA)电路 ,和相应的 CMOS电路进行了功耗比较 .功率时钟为 10 MHz时 ,CQSERL 电路功耗是对应 CMOS电路的 35 % .流片实现了一个简单结构的正弦功率时钟产生电路 ,功率时钟的频率和相位与外接系统时钟相同

关 键 词:准静态    能量回收    低功耗    绝热计算    CMOS电路
文章编号:0253-4177(2003)04-0421-06
修稿时间:2002年5月15日

Clocked Quasi-Static Energy Recovery Logic
Abstract:Clocked quasi static energy recovery logic (CQSERL) circuit utilizes energy recovery theory and works like static CMOS behavior.CQSERL circuit need not to charge and recover node on each power clock cycle,this action only happens when input changes the output state;also CQSERL is single rail logic,which decreases hardware cost.QSERL circuit can works with two phase sinusoidal power clock,and circuit design is very easy established by modification of static CMOS counterpart.QSERL 4 bit carry ripple adder (RCA) is designed and compared with static CMOS counterpart.At 10MHz power clock,the power consumption of CQSERL 4 bit RCA is 35% of CMOS 4 bit RCA.A simple two phase sinusoidal power clock generator is taped out,whose phase is synchronous with system clock.
Keywords:quasi  static  energy recovery  low power  adiabatic computing  CMOS circuit
本文献已被 CNKI 维普 万方数据 等数据库收录!
点击此处可从《半导体学报》浏览原始摘要信息
点击此处可从《半导体学报》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号