基于FPGA的数字下变频设计 |
| |
引用本文: | 李柳,彭蔓蔓. 基于FPGA的数字下变频设计[J]. 电子产品世界, 2012, 19(8): 38-40 |
| |
作者姓名: | 李柳 彭蔓蔓 |
| |
作者单位: | 湖南大学信息科学与工程学院 湖南 长沙 410082 |
| |
摘 要: | 数字下变频(Digital Down Converter or DDC)是软件无线电的核心技术之一,本文首先介绍了数字下变频的原理,然后主要讨论了基于FPGA的数字下变频实现结构,在Xilinx公司ISE10.1开发环境下,通过编写Verilog 程序和调用IP核相结合的方式研究了数字下变频的FPGA实现方法,通过FPGA芯片Virtex-5 XC5VLX110T设计实现了数字下变频器,并用Modelsim 对各个模块和整个系统进行仿真,结果表明,各个模块和整个系统都能按要求工作,从而验证了FPGA实现数字下变频的正确性.
|
关 键 词: | 数字下变频 IP核 数字频率合成器(DDS) FPGA |
Design of Digital Down Converter Based on FPGA |
| |
Abstract: | |
| |
Keywords: | |
本文献已被 CNKI 万方数据 等数据库收录! |
|