基于FPGA的并行MMSA数字预失真器设计与实现 |
| |
作者姓名: | 解程杰 马施榆 |
| |
作者单位: | 宁波大学信息科学与工程学院 |
| |
基金项目: | 国家自然科学基金项目(U1809203,62071264); |
| |
摘 要: | 本文设计并实现了并行处理架构的FPGA的M-MSA数字预失真器,并对其硬件资源功耗等参数进行分析。在同一架构上实现的IMSA模型进行FPGA资源对比,MMSA资源占用率更低,其LUT资源减少9%,FF资源减少6%,DSP资源减少28%以及片上总功耗减少1.411W。同时通过FPGA平台采用闭环测试的方法对其进行验证,MMSA上下边带ACPR分别改善了21.35dB和19.42dB。本文成功在FPGA实现了MMSA预失真器,并证明其对非线性失真良好的改善能力以及工程实现的可行性。
|
关 键 词: | 5G 数字预失真 数字预失真器 FPGA MMSA |
|
|