FPGA软件自动化验证平台设计与实践 |
| |
引用本文: | 费亚男,周辉,朱伟杰.FPGA软件自动化验证平台设计与实践[J].计算机测量与控制,2016,24(5):139-142. |
| |
作者姓名: | 费亚男 周辉 朱伟杰 |
| |
作者单位: | 北京航天自动控制研究所,北京 100854,北京航天自动控制研究所,北京 100854,北京航天自动控制研究所,北京 100854 |
| |
摘 要: | 目前,航天任务急剧增多,研制周期大大缩短,FPGA的应用呈阶梯式增长,提高FPGA软件的测试效率成为新的挑战;验证平台的搭建是进行FPGA测试的前提条件,而验证平台的好坏直接影响测试效率和质量;为了提高测试效率,设计搭建了基于Makefile脚本的自动化验证平台,可在该平台上进行FPGA软件静态测试和动态测试,覆盖了目前航天型号FPGA软件测试的全部类型,实验结果表明该平台的应用能够有效地缩短测试时间,并保证测试质量。
|
关 键 词: | FPGA软件测试 自动化 验证平台 Makefile脚本 |
收稿时间: | 2015/11/24 0:00:00 |
修稿时间: | 2016/1/4 0:00:00 |
|
| 点击此处可从《计算机测量与控制》浏览原始摘要信息 |
|
点击此处可从《计算机测量与控制》下载全文 |
|