通用高速数据采集及测试平台设计 |
| |
引用本文: | 刘谋,孟真,张兴成,唐璇,阎跃鹏.通用高速数据采集及测试平台设计[J].计算机测量与控制,2016,24(3):18-20. |
| |
作者姓名: | 刘谋 孟真 张兴成 唐璇 阎跃鹏 |
| |
作者单位: | 中国科学院微电子研究所,北京 100029,中国科学院微电子研究所,北京 100029,中国科学院微电子研究所,北京 100029,中国科学院微电子研究所,北京 100029,中国科学院微电子研究所,北京 100029 |
| |
基金项目: | 国家科技重大专项子课题(2013ZX02502-001); 国家自然科学基金项目(61306135)。 |
| |
摘 要: | 在图像和雷达等信号处理领域中,一个系统往往需要多块信号处理板进行协同工作,为了实现各个电路板之间的高速数据传输和通信,设计出了一种新型高速数据采集测试平台;平台采用64B/66B编码,同时兼容8B/10B编码,使用光纤作为传输介质,采用高性能FPGA为处理器实现高速数据收发;测试证明,采用64B/66B编码方式的平台相较于采用8B/10B编码方式的平台能够在大幅提高传输效率的同时减少数据冗余率;该平台设计通用性强,提高了通信速率的同时简化了外围线路的复杂性,可以为超高速数据采集提供更为高效的硬件支撑,并已得到了广泛的应用,具有较强的实用性。
|
关 键 词: | 高速数据采集及测试 64B/66B编码 8B/10B编码 收发器 |
收稿时间: | 2015/9/8 0:00:00 |
修稿时间: | 2015/11/6 0:00:00 |
|
| 点击此处可从《计算机测量与控制》浏览原始摘要信息 |
|
点击此处可从《计算机测量与控制》下载全文 |
|