首页 | 本学科首页   官方微博 | 高级检索  
     

改进型CIC抽取滤波器设计与FPGA实现
引用本文:张杰,戴宇杰,张小兴,吕英杰. 改进型CIC抽取滤波器设计与FPGA实现[J]. 现代电子技术, 2009, 32(10)
作者姓名:张杰  戴宇杰  张小兴  吕英杰
作者单位:南开大学,南开大学微电子所,天津,300071
摘    要:为了改善级联积分梳状(CIC)滤波器通带不平和阻带衰减不足的缺点,给出一种改进型CIC滤波器.该滤波器在采用COSINE滤波器提高阻带特性的基础上,级联了一个SINE滤波器,补偿了其通带衰减.硬件实现时,采用新的多相分解方法结合非递归结构,不仅大大减少了存储单元数量,还使电路结构更加规则.经仿真和FPGA验证,改进型CIC滤波嚣使用较少硬件,实现了阻带衰减100.3 dB,通带衰减仅为0.000 1 dB.

关 键 词:CIC抽取滤波器  COSINE滤波器  SINE滤波器  设计优化

Design of Modified CIC Decimation Filter and FPGA Implementation
ZHANG Jie,DAI Yujie,ZHANG Xiaoxing,LV Yingjie. Design of Modified CIC Decimation Filter and FPGA Implementation[J]. Modern Electronic Technique, 2009, 32(10)
Authors:ZHANG Jie  DAI Yujie  ZHANG Xiaoxing  LV Yingjie
Abstract:
Keywords:FPGA
本文献已被 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号