首页 | 本学科首页   官方微博 | 高级检索  
     

用于射频系统的10 MS/s 10位SAR A/D转换器
引用本文:郝蕾,虞小鹏,史峥.用于射频系统的10 MS/s 10位SAR A/D转换器[J].微电子学,2017,47(3):293-297.
作者姓名:郝蕾  虞小鹏  史峥
作者单位:浙江大学 超大规模集成电路研究所, 杭州 310027,浙江大学 超大规模集成电路研究所, 杭州 310027,浙江大学 超大规模集成电路研究所, 杭州 310027
基金项目:中央高校基本科研业务费专项资金资助项目(2016XZZ003-03)
摘    要:设计了一种用于射频系统的低功耗、中速中精度差分输入逐次逼近型(SAR)A/D转换器。采样完成后采用下极板对接的逻辑算法,10位SAR A/D转换器只需9位DAC即可满足其精度要求。DAC阵列采用分段电容结构,节省了芯片面积。比较器采用前置运算放大器加锁存器的结构,达到了同时兼顾速度和精度的要求。该A/D转换器芯片采用GSMC 0.13 μm 1P7M CMOS工艺制造,其核心电路尺寸为500 μm×360 μm,采用1.2 V的单电源供电。测试结果表明,当采样频率为10 MS/s,输入信号频率为2 MHz时,该SAR A/D转换器达到8.45位的有效精度,总功耗为2.17 mW;当采样频率为5 MS/s,输入信号频率为1 MHz时,该SAR A/D转换器达到8.75位的有效精度,总功耗为2.07 mW。

关 键 词:SAR  A/D转换器    逻辑算法    电容匹配
收稿时间:2016/7/13 0:00:00

A 10 MS/s 10 bit SAR A/D Converter in RF System
HAO Lei,YU Xiaopeng and SHI Zheng.A 10 MS/s 10 bit SAR A/D Converter in RF System[J].Microelectronics,2017,47(3):293-297.
Authors:HAO Lei  YU Xiaopeng and SHI Zheng
Affiliation:Institute of VLSI Design, Zhejiang University, Hangzhou 310027, P. R. China,Institute of VLSI Design, Zhejiang University, Hangzhou 310027, P. R. China and Institute of VLSI Design, Zhejiang University, Hangzhou 310027, P. R. China
Abstract:
Keywords:SAR A/D converter  Logic algorithm  Capacitor matching
点击此处可从《微电子学》浏览原始摘要信息
点击此处可从《微电子学》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号