首页 | 本学科首页   官方微博 | 高级检索  
     

一种8位1 GS/s折叠内插A/D转换器
引用本文:邓红辉,程海玲,汪江.一种8位1 GS/s折叠内插A/D转换器[J].微电子学,2017,47(3):304-308.
作者姓名:邓红辉  程海玲  汪江
作者单位:合肥工业大学 微电子设计研究所, 合肥 230009,合肥工业大学 微电子设计研究所, 合肥 230009,合肥工业大学 微电子设计研究所, 合肥 230009
基金项目:中央高校基本科研业务费专项资金资助项目(2014HGCH0010);安徽省科技攻关项目(JZ2014AK KG0430)
摘    要:基于TSMC 0.18 μm CMOS工艺,采用两级级联的折叠内插结构,设计了一种8位1 GS/s折叠内插A/D转换器。在预放大器阵列输出端引入失调平均网络,优化了预放大器阵列的输入对管尺寸,以补偿边界预放大器的增益衰减。在折叠电路中引入幅度补偿电路,以增加较小的电路功耗为代价改善了电路的带宽限制,提高了增益及输出线性范围。分析了内插平均电阻网路中的高倍内插误差,通过优化内插电阻值,实现了内插输出失调的减小,保证了系统良好的精度特性。仿真结果表明,在采样率为1 GS/s、输入正弦波频率为465.82 MHz的条件下,该8位折叠内插A/D转换器的有效位数能够达到7.31位,功耗为290 mW。

关 键 词:折叠插值A/D转换器    级联结构    粗量化    细量化
收稿时间:2016/6/8 0:00:00

An 8 bit 1 GS/s Folding and Interpolating Analog-to-Digital Converter
DENG Honghui,CHENG Hailing and WANG Jiang.An 8 bit 1 GS/s Folding and Interpolating Analog-to-Digital Converter[J].Microelectronics,2017,47(3):304-308.
Authors:DENG Honghui  CHENG Hailing and WANG Jiang
Affiliation:Institute of VLSI Design, Hefei University of Technology, Hefei 230009, P. R China,Institute of VLSI Design, Hefei University of Technology, Hefei 230009, P. R China and Institute of VLSI Design, Hefei University of Technology, Hefei 230009, P. R China
Abstract:
Keywords:Folding and interpolating ADC  Cascade structure  Coarse quantification  Fine quantification
点击此处可从《微电子学》浏览原始摘要信息
点击此处可从《微电子学》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号