首页 | 本学科首页   官方微博 | 高级检索  
     

用于12bit250MS/s流水线ADC的运算放大器设计
引用本文:钱宏文,程松,李现坤,陈珍海,于宗光.用于12bit250MS/s流水线ADC的运算放大器设计[J].半导体技术,2015(5):353-357.
作者姓名:钱宏文  程松  李现坤  陈珍海  于宗光
作者单位:中国电子科技集团公司第五十八研究所,江苏无锡,214035
摘    要:设计了一种应用于12 bit 250 MS/s采样频率的流水线模数转换器(ADC)的运算放大器电路.该电路采用全差分两级结构以达到足够的增益和信号摆幅;采用一种改进的频率米勒补偿方法实现次极点的“外推”,减小了第二级支路所需的电流,并达到了更大的单位增益带宽.该电路运用于一种12 bit 250 MS/s流水线ADC的各级余量增益放大器(MDAC),并采用0.18 μm 1P5M 1.8 V CMOS工艺实现.测试结果表明,该ADC电路在全速采样条件下对于20 MHz的输入信号得到的信噪比(SNR)为69.92 dB,无杂散动态范围(SFDR)为81.17 dB,整个ADC电路的功耗为320 mW.

关 键 词:流水线模数转换器(ADC)  运算放大器  米勒补偿  余量增益放大器(MDAC)  开关电容

Design of the Operation Amplifier for 12 bit 250 MS/s Pipelined ADC
Abstract:
Keywords:pipelined ADC  operation amplifier  Miller compensation  multiplied digital-to-analog converter (MDAC)  switched-capacitor
本文献已被 CNKI 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号