首页 | 本学科首页   官方微博 | 高级检索  
     

基于FPGA的高速FIR数字滤波器的设计
引用本文:王心焕.基于FPGA的高速FIR数字滤波器的设计[J].现代电子技术,2007,30(15):184-187.
作者姓名:王心焕
作者单位:浙江大学,信息工程学院,浙江,杭州,310029
摘    要:采用了分布式算法、Booth算法、Wallace树和超前进位加法器、进位选择加法器结构,以及流水线技术,基于FPGA进行了高速FIR数字滤波器的设计。以低通FIR数字滤波器为例,利用Matlab辅助滤波器设计并做了频谱特性的验证,在ISE软件上进行了功能仿真、时序仿真和综合,并给出了综合的电路框图、资源使用情况以及最高工作频率。通过运用多种优秀的快速算法及流水线技术,可以打破FPGA中缺乏实现乘累加运算有效结构的缺点,实现高速FIR数字滤波器的设计,使FPGA在数字信号处理方面有长足发展。

关 键 词:分布式算法  Booth算法  Wallace树  超前进位加法器  进位选择加法器  流水线技术
文章编号:1004-373X(2007)15-184-04
收稿时间:2007-04-26
修稿时间:2007-04-26

High Speed FIR Digital Filter Design Based on FPGA
WANG Xinhuan.High Speed FIR Digital Filter Design Based on FPGA[J].Modern Electronic Technique,2007,30(15):184-187.
Authors:WANG Xinhuan
Affiliation:College of Information Science and Engineering, Zhejiang University, Hangzhou, 310029, China
Abstract:
Keywords:ISE
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号