首页 | 本学科首页   官方微博 | 高级检索  
     

LS—RISC指令级功耗模型的开发
引用本文:冯国臣,沈绪榜,郑新建,刘兴旺.LS—RISC指令级功耗模型的开发[J].微机发展,2005,15(9):104-107.
作者姓名:冯国臣  沈绪榜  郑新建  刘兴旺
作者单位:西安微电子技术研究所 陕西西安710054 (冯国臣,沈绪榜,郑新建),西安微电子技术研究所 陕西西安710054(刘兴旺)
摘    要:针对笔者自主研制的LS-RISC微处理器,讨论了其指令级功耗模型的开发。为了降低指令间效应对功耗分析带来的复杂度,按照指令执行时经过的功能部件,对指令进行重新分类,使得分析的复杂度由O(n2)减小到了O(n)。功耗模型的成功开发,为低功耗编译和软件功耗优化奠定了基础。

关 键 词:低功耗  指令级功耗模型  低功耗编译
文章编号:1005-3751(2005)09-0104-04
收稿时间:2005-05-20
修稿时间:2005年5月20日

LS-RISC Instruction Level Power Modelling
Feng GuoChen;Shen XuBang;Zheng XinJian;Liu XingWang.LS-RISC Instruction Level Power Modelling[J].Microcomputer Development,2005,15(9):104-107.
Authors:Feng GuoChen;Shen XuBang;Zheng XinJian;Liu XingWang
Abstract:The development of instruction level power model is discussed to our self-made LS-RISC microprocessor. To reduce the power analysis complexity induced by inter-instruction effects, the instructions are re-classified by its executing components. By taking this method, the complexity is reduced from O(n~2) to O(n). The successful development of the powes model provides a basis for low power compilation and software power evaluation.
Keywords:low power  instruction level power model  low power compilation
本文献已被 CNKI 维普 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号