首页 | 本学科首页   官方微博 | 高级检索  
     

时钟边沿可控双边沿触发器设计及其应用
引用本文:徐扬,沈继忠,雷路路. 时钟边沿可控双边沿触发器设计及其应用[J]. 电路与系统学报, 2011, 0(6): 13-18
作者姓名:徐扬  沈继忠  雷路路
作者单位:浙江大学电子电路与信息系统研究所
基金项目:国家自然科学基金资助项目(61071062)
摘    要:本文设计了时钟边沿可控双边沿触发器,在传统的双边沿触发器内部增加时钟控制电路,实现对单个时钟边沿的控制.同时,提出了基于隔态封锁技术的时序电路设计方法,可封锁时钟信号中所有冗余边沿的触发行为.HSPICE模拟与能耗分析证明,本文设计的电路不仅能够封锁所有的冗余时钟边沿的触发,而且可以简化组合电路部分的设计,从而实现更低...

关 键 词:低功耗  门控时钟  时钟边沿可控双边沿触发器  隔态封锁

Design of clock edge controllable dual edge-triggered flip-flop and its application
XU Yang,SHEN Ji-zhong,LEI Lu-lu. Design of clock edge controllable dual edge-triggered flip-flop and its application[J]. Journal of Circuits and Systems, 2011, 0(6): 13-18
Authors:XU Yang  SHEN Ji-zhong  LEI Lu-lu
Affiliation:(Institute of Electronic Circuit and Information System,Zhejiang University,Hangzhou 310027,China)
Abstract:
Keywords:
本文献已被 CNKI 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号