首页 | 本学科首页   官方微博 | 高级检索  
     

FPGA进位链64通道时间数字转换器设计
引用本文:马毅超,李煜,李贞杰,李秋菊,蒋俊国. FPGA进位链64通道时间数字转换器设计[J]. 核电子学与探测技术, 2020, 40(6): 916-921. DOI: 10.3969/j.issn.0258-0934.2020.06.013
作者姓名:马毅超  李煜  李贞杰  李秋菊  蒋俊国
作者单位:陕西科技大学,西安710021,中国科学院高能物理研究所,北京100049
摘    要:使用XilinkXC7K325TFBG676设计一种用于高能辐射光源(HEPS)APD探测器的64通道TDC。采用"粗计数"+"细测量"相结合的方法;通过Carry4构造64条抽头延时链,完成64通道的时间内插;采用两级触发器锁存结构降低亚稳态发生的概率;千兆以太网进行数据传输。实验结果表明:64通道TDC的最小时间分辨为49ps,死时间为8ns,时间测量精度为46.77ps,微分非线性在[-0.1,0.12]lsb之间,积分非线性在[-0.1,0.31]lsb之间。

关 键 词:同步辐射时间分辨  探测器  64通道  Carry4  TDC  FPGA

64-Channel Time-to-Digital Converter Designed on Carry Chain of FPGA
MA Yi-chao,LI Yu,LI Zhen-jie,LI Qiu-ju,JIANG Jun-guo. 64-Channel Time-to-Digital Converter Designed on Carry Chain of FPGA[J]. Nuclear Electronics & Detection Technology, 2020, 40(6): 916-921. DOI: 10.3969/j.issn.0258-0934.2020.06.013
Authors:MA Yi-chao  LI Yu  LI Zhen-jie  LI Qiu-ju  JIANG Jun-guo
Abstract:
Keywords:
本文献已被 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号