首页 | 本学科首页   官方微博 | 高级检索  
     

基于FPGA的DES掩码算法硬件设计与实现
引用本文:王创伟,丁国良,尹文龙,常小龙. 基于FPGA的DES掩码算法硬件设计与实现[J]. 计算机技术与发展, 2011, 21(4)
作者姓名:王创伟  丁国良  尹文龙  常小龙
作者单位:军械工程学院,计算机工程系,河北,石家庄,050003
基金项目:国家高技术研究发展计划(863)
摘    要:随着FPGA芯片在安全领域上的广泛应用,有关FPGA密码芯片的抗DPA研究也越来越受关注,但目前的研究成果大多针对智能卡的安全防护.针对功耗分析技术的特点及关键技术,特别是DPA技术进行研究,提出了具体的改进防御方法.使用硬件描述语言VHDL在现场町编程门阵列(FPCA)上实现具备加密/解密功能的DES核,采用掩码方法对DES硬件结构进行改进,通过仿真和实验进行功能验证,改进的加密算法结构性能符合要求,在理论上具有抗DPA攻击的能力.

关 键 词:现场可编程门阵列  数据加密标准  差分功耗分析  掩码

Hardware Design and Implementation of DES Masking Algorithm Based on FPGA Platform
WANG Chuang-wei,DING Guo-liang,YIN Wen-long,CHANG Xiao-long. Hardware Design and Implementation of DES Masking Algorithm Based on FPGA Platform[J]. Computer Technology and Development, 2011, 21(4)
Authors:WANG Chuang-wei  DING Guo-liang  YIN Wen-long  CHANG Xiao-long
Abstract:
Keywords:
本文献已被 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号