首页 | 本学科首页   官方微博 | 高级检索  
     

32位嵌入式RISC处理器的硬件验证
引用本文:徐科,杨雪飞,米柯嘉,闵昊.32位嵌入式RISC处理器的硬件验证[J].微电子学,2003,33(6):502-505.
作者姓名:徐科  杨雪飞  米柯嘉  闵昊
作者单位:复旦大学,专用集成电路与系统国家重点实验室,上海,200433
基金项目:国家863计划资助(2002AA1Z1060)
摘    要:随着ASIC技术的不断发展,设计规模及复杂程度不断增加,前端设计的准确性对整个系统的重要性越来越大。因此,在前端设计中,除了进行软件仿真外,还需要进行硬件验证。文章采用Aptix公司提供的MP3CF硬件仿真器,构建了一个实时验证系统,对自行设计的32位嵌入式RISC微处理器进行了在线硬件验证。

关 键 词:RISC  嵌入式  处理器  硬件验证  硬件仿真器  流水线
文章编号:1004-3365(2003)06-0502-04
修稿时间:2002年11月18

Hardware Verification of a 32-Bit Embedded RISC Microprocessor
XU Ke,YANG Xue-fei,ZHU Ke-jia,MIN Ha ,P. R. China.Hardware Verification of a 32-Bit Embedded RISC Microprocessor[J].Microelectronics,2003,33(6):502-505.
Authors:XU Ke  YANG Xue-fei  ZHU Ke-jia  MIN Ha  P R China
Affiliation:XU Ke,YANG Xue-fei,ZHU Ke-jia,MIN Ha 200433,P. R. China)
Abstract:With the fast development of ASIC technology, the size and complexity of the design are increasing. The validity of the front-end weighs more in the whole design than ever before. So, besides software simulation, hardware verification is also needed for the front-end design. A new hardware verification method is presented by using Aptix System Explorer MP3CF to construct a real-time verification platform. And a 32-bit embedded RISC microprocessor is verified with the new method.
Keywords:RISC  FPGA  FPIC  Pipeline  Simulation  Verification  
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号