首页 | 本学科首页   官方微博 | 高级检索  
     

12Gb/s 0.25μm CMOS Low-Power 1∶4 Demultiplexer
作者姓名:Ding Jingfeng  Wang Zhigong  Zhu En  Zhang Li  Wang Gui
作者单位:东南大学射频与光电集成电路研究所,南京 210096;东南大学射频与光电集成电路研究所,南京 210096;东南大学射频与光电集成电路研究所,南京 210096;东南大学射频与光电集成电路研究所,南京 210096;东南大学射频与光电集成电路研究所,南京 210096
基金项目:国家高技术研究发展计划资助项目(批准号:2002AA312230和2003AA31G030)
摘    要:实现了一种能运用于光传输系统SONET OC-192的低功耗单级分接器,其工作速率高达12Gb/s. 该电路采用了特征栅长为0.25μm的TSMC混和信号CMOS工艺. 所有的电路都采用了源极耦合逻辑,在抑制共模噪声的同时达到尽可能高的工作速率. 该分接器具有利用四分之一速率的正交时钟来实现单级分接的特征,减少了分接器器件,降低了功耗. 通过在晶圆测试,该芯片在输入12Gb/s长度为231-1伪随机码流时,分接功能正确. 芯片面积为0.9mm×0.9mm,在2.5V单电源供电的情况下的典型功耗是210mW.

关 键 词:分接器;锁存器;CMOS;光接收机
文章编号:0253-4177(2006)01-0019-05
收稿时间:2005-06-08
修稿时间:2005-09-22
点击此处可从《半导体学报》浏览原始摘要信息
点击此处可从《半导体学报》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号