首页 | 本学科首页   官方微博 | 高级检索  
     

DSP中低功耗全加器的改进设计
引用本文:纪金国,陶建中,刘旭.DSP中低功耗全加器的改进设计[J].微电子学,2012,42(5):672-675.
作者姓名:纪金国  陶建中  刘旭
作者单位:1. 江南大学电子工程系,江苏无锡214122;中国电子科技集团公司第五十八研究所,江苏无锡214035
2. 中国电子科技集团公司第五十八研究所,江苏无锡,214035
摘    要:在充分研究现有典型全加器结构的基础上,提出了一种结合传输管逻辑和传输门逻辑特点的新型全加器。该全加器采用对称的XOR/XNOR结构,减少了电路延迟,降低了功耗。基于0.18μm CMOS工艺,采用HSPICE对电路进行仿真。结果表明,与典型结构全加器相比,提出的全加器在电路功耗和延迟功耗积(PDP)方面的改进分别为22%和27%。

关 键 词:全加器  传输门  传输晶体管  数字信号处理

Improved Design of Low Power Full Adder in DSP
JI Jinguo , TAO Jianzhong , LIU Xu.Improved Design of Low Power Full Adder in DSP[J].Microelectronics,2012,42(5):672-675.
Authors:JI Jinguo  TAO Jianzhong  LIU Xu
Affiliation:1.School of Information Technology,Jiangnan University,Wuxi,Jiangsu 214122,P.R.China; 2.The 58th Research Institute,China Electronics Technology Group Corp.,Wuxi,Jiangsu 214035,P.R.China)
Abstract:
Keywords:
本文献已被 CNKI 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号