摘 要: | 针对高速电路的PCB设计中拓扑结构产生的信号完整性问题,以TI8168芯片与高速多片DDR3的互联为背景,通过分析高速电路板中的总线拓扑结构,研究高速电路板的布线原理和信号完整性理论,提出一种T型与Fly-by相结合的拓扑结构和信号反射控制方法,采用Cadence软件中的Sig Xplorer软件进行仿真。结果表明,这种拓扑结构既解决了Fly-by结构中接收端信号的时延和实际布线困难的问题,又优化了T型拓扑中多片DDR3接收端端接的复杂问题,有效地消除了信号的延时和反射,从而保证了信号的完整性。
|