基于VMM的ALU验证 |
| |
作者单位: | ;1.桂林电子科技大学电子工程及自动化学院 |
| |
摘 要: | 基于VMM方法学设计和实现了一个随机验证环境,验证一个64位ALU。该验证环境具备一套功能完备的随机测试程序发生器,可以生成覆盖率指导的有约束的定点、浮点指令序列,调用一个由C语言实现的参考模型进行运算结果自检,并采用覆盖率收敛技术实现覆盖率快速收敛。实践结果表明,设计的随机验证环境,能够高效验证ALU的各项逻辑功能,减少测试时间,且随机测试程序生成模块可以简单移植应用于处理器其他模块的功能验证。
|
关 键 词: | System Verilog VMM 验证 算数逻辑单元 |
ALU verification based on VMM |
| |
Abstract: | |
| |
Keywords: | |
|
|