首页 | 本学科首页   官方微博 | 高级检索  
     

一种嵌入式处理器Cache的可在线配置和低功耗设计
引用本文:刘坤杰,孟建熠,严晓浪,葛海通. 一种嵌入式处理器Cache的可在线配置和低功耗设计[J]. 电路与系统学报, 2009, 14(5)
作者姓名:刘坤杰  孟建熠  严晓浪  葛海通
作者单位:浙江大学,超大规模集成电路设计研究所,浙江,杭州,310027
基金项目:国家"863"高科技研究发展计划资助项目 
摘    要:本文提出了一种基于"组拼合"技术的嵌入式片上高速缓存(Cache)在线可配置结构.在线可配置Cache可以针对不同的应用,配置Cache的组关联等参数,从而在保持应用性能基本不变的前提下,有效降低Cache的动态功耗.其中水平组拼合方式与Gated-Vdd技术配合使用,不仅可以有效降低动态功耗,而且可以降低超深亚微米工艺中不断凸现的静态漏电功耗.将该结构应用于32-bit嵌入式处理器CK510中,PowerStone测试基准中的一组应用测试表明,组拼合可在线配置Cache结构可以显著降低处理器功耗.

关 键 词:嵌入式处理器  片上缓存  可配置设计  低功耗

A design of online configurable and low power cache for embedded processor
LIU Kun-jie,MENG Jian-yi,YAN Xiao-lang,GE Hai-tong. A design of online configurable and low power cache for embedded processor[J]. Journal of Circuits and Systems, 2009, 14(5)
Authors:LIU Kun-jie  MENG Jian-yi  YAN Xiao-lang  GE Hai-tong
Affiliation:LIU Kun-jie,MENG Jian-yi,YAN Xiao-lang,GE Hai-tong(Institute of VLSI Design,Zhejiang University,Hangzhou 310027,China)
Abstract:A way-associative recombination based online configurable cache architecture is presented in this paper.The associative ways of cache can be configured according to applications features for reducing the dynamic power.There are two means to recombine the cache associative ways: horizontal concatenating and vertical concatenating.And the horizontal concatenating method coordinated with Gated-Vdd technique can not only reduce dynamic power,but also reduce static power,which accounts for 26% power consumption ...
Keywords:embedded processor  cache  configurable design  low power  
本文献已被 CNKI 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号